JLCS 发表于 2019-1-16 17:51:12

99%的工程师都不了解的PCB中常见14大错误


原理图常见错误

(1)ERC报告管脚没有接入信号:

a. 创建封装时给管脚定义了I/O属性;

b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;

c. 创建元件时pin方向反向,必须非pin name端连线。

d.而最常见的原因,是没有建立工程文件,这是初学者最容易犯的错误。

2)元件跑到图纸界外:没有在元件库图表纸中心创建元件。

3)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。

4)当使用自己创建的多部分组成的元件时,千万不要使用annotate.

2

PCB常见错误

(1)网络载入时报告NODE没有找到

a. 原理图中的元件使用了pcb库中没有的封装;

b. 原理图中的元件使用了pcb库中名称不一致的封装;

c. 原理图中的元件使用了pcb库中pin number不一致的封装。

如三极管:sch中pin number 为e,b,c, 而pcb中为1,2,3。

(2)打印时总是不能打印到一页纸上

a. 创建pcb库时没有在原点;

b. 多次移动和旋转了元件,pcb板界外有隐藏的字符。选择显示所有隐藏的字符,缩小pcb, 然后移动字符到边界内。

(3)DRC报告网络被分成几个部分:

表示这个网络没有连通,看报告文件,使用选择CONNECTED COPPER查找。

如果作较复杂得设计,尽量不要使用自动布线。
******高能预警****嘉立创打样爆款王炸来袭~~
一炸:常规工艺,长宽10厘米以内,打样5 PCS,30元/款24小时免费加急出货,全国顺丰经济快递包邮!
二炸:常规工艺,不限板子大小,打样5 PCS,免费24小时加急,且全国包邮!
三炸: 非常规工艺,不限板子大小,打样5 PCS,能享受全国包邮!
四炸:新增12小时加急,其他加急费也全面调整降价!


TEL:18681569485 详情参阅:http://www.sz-jlc.com/s



今生再现 发表于 2019-1-18 14:39:59

常见的错误,确实值得注意。
页: [1]
查看完整版本: 99%的工程师都不了解的PCB中常见14大错误