502636365 发表于 2019-7-31 22:28:34

如何利用Autorouters加速设计


PCB上的布线迹线就像编织被子一样。 它不仅可以永久使用,而且需要非常精确的步骤来确保所有针迹无缝地组合在一起。如果你的针脚错了,那么一切都会崩溃。就像我们有自动穿线缝纫机可以提高生产率一样,自动布线器可以为您的PCB做同样的事情。但要小心:并非所有自动驾驶仪都具有相同的功能。最好的PCB自动布线器不仅可以路由走线以匹配原理图。手动与自动路由布线是最重要的PCB设计活动之一。正确的布线技术可确保您的电路板具有一定程度的EMI抗扰度,不易受地面反弹或接地环路等问题的影响,看起来像是一件真正的艺术品。对于使用较低速度信号且不包含高引脚数元件的更简单的PCB,您可以在合理的时间内手动布线。一旦开始使用需要密集路由的高引脚数组件,手动完成所有操作需要花费大量时间。这也使您难以遵守您的设计规则;您必须手动验证附近的迹线是否正确间隔,明显的偏斜不会累积,并且迹线表现为传输线阻抗匹配。当您开始使用差分对时,情况会变得更加复杂。差分信号可减少信号和返回走线之间的串扰,确保信号具有高信噪比。单对迹线需要是对称的并且适当地间隔开以便确保最大的串扰抑制。您的PCB设计工具应该可以轻松测量电路板上的走线长度,以确保长度匹配和对称。使用信号网要求在网络中的所有互连中强制执行此级别的精度。在路由期间强制长度匹配对于高速信号尤其重要,因为这可确保您的信号到达目的地而不会累积明显的偏斜。在信号网中使用差分对要求所有对具有一致的间距和对称曲折。https://www.jiepei.com/这就是自动路由工具变得无价之宝的地方。最佳PCB自动布线器可在布线期间节省大量时间,尤其是在使用高引脚数元件时。如果您在放置跟踪后发现需要移动组件,则优秀的自动布线器将自动重新路由您的互连。使用自动路由工具进行引脚交换如果您曾经为包含FPGA等高引脚数器件的PCB设计原理图,那么您可能已经创建了原理图,而没有考虑电路板布局。这是可以理解的:在原理图中已经存在很多连接以便跟踪,并且原理图需要清晰易读。一旦开始布置组件和迹线,您的电路板布局将与您在原理图中强制执行的顺序完全不同,并且您可能会使网彼此纵横交错。初始情况可能无法解决,您需要重新路由组件之间的所有连接。由于较新的FPGA和BGA上的其他组件使用100到1000个连接,因此手动重新路由所有这些连接是一项重要任务。再次,自动布线器保存了一天。最好的PCB自动布线器具有自动引脚交换功能,可以轻松重新排列引脚排列以满足您的需求。如果没有引脚交换,在一个或多个高引脚数组件周围布置其余组件可能很困难甚至不可能。自动引脚交换使您无需手动进行近乎完整的重新设计或重新布线。更多关于设计PCB方面欢迎访问捷配PCB板厂:https://www.jiepei.com/G599
页: [1]
查看完整版本: 如何利用Autorouters加速设计